时序测试 信号完整性测试 SI测试
信号完整性设计在产品开发中越来越受到重视,而信号完整性的测试手段种类繁多,有频域,也有时域的,还有一些综合性的手段,比如误码测试。这些手段并非任何情况下都适合使用,都存在这样那样的局限性,合适选用,可以做到事半功倍,避免走弯路。本文重点介绍时序测试测试手段及时序测试相关的设备。
时序测试的重要性?
在某产品测试过程中,工程师反馈偶尔会出现数据异常,经过系统性的分析,推测可能是ADC芯片的SPI通信总线的时序存在偶发异常。目前市场上元器件的工作速率越来越快,时序容限越来越小,时序问题导致产品不稳定是非常常见的,时序的一致性和稳定性分析,一直以来都是业界难题,因此时序测试是非常必要的。
时序测试环境搭建?
测试时序通常需要多通道的示波器和多个探头,示波器的逻辑触发或者码型和状态触发功能,对于快速捕获到需要的波形,很有帮助,不过多个探头在实际操作中,并不容易,又要拿探头,又要操作示波器。
时序测试设备优劣点比对--逻辑分析仪与示波器
逻辑分析仪用做时序测试并不多,因为它主要作用是分析码型,也就是分析信号线上跑的是什么码,和代码联系在一起,在对于要求不高的情况下,可以用它来测试,可以分析是哪些指令或者数据。
逻辑分析仪相对示波器来说,优势就是通道数多,但是它的劣势是探头连接困难,除非设计的时候就已经考虑了连接问题,否则飞线就是唯一的选择,如果信号线在PCB的内层,几乎很难做到。
更多关于时序测试 信号完整性测试 SI测试 请联系启威测实验室;
展开全文
相关产品